본문 바로가기
전자/전자회로

Op-amp Voltage Follower 회로

by Begi 2021. 1. 14.
반응형

Op-amp로 Voltage Follower 회로를 구성할 때 출력단과 피드백되는 입력단 사이에 저항을 넣어야 한다.

 

다음 그림과 같이 입력단의 저항과 같은 값의 저항을 피드백에 넣으면 Input Bias Current에 의한 오차를 줄일 수 있다. 즉, Voltage Follower 회로에서 입려과 출력 전압의 차이가 줄어든다.

 

또한, 이 저항은 댐핑 효과를 주어 진동을 방지하는 효과를 준다.

 

 

저항값이 1kΩ 이상으로 크면 위상 지연에 의한 진동이 발생할 수 있기 때문에 다음과 같이 캐패시터를 병렬로 연결해야 한다.

 

 

다음 그림과 같이 OP27의 경우 저항값이 100Ω 이하이면 Rising time이 짧은 빠른 신호가 입력될 때 보호 다이오드에 의해 다음 그림과 같이 출력이 입력을 따라가지 못하게 된다.

 

 

반응형

'전자 > 전자회로' 카테고리의 다른 글

DMM 참고 회로  (0) 2021.01.17
Op-amp 적분회로  (0) 2021.01.14
Op-amp Input Bias Current  (0) 2021.01.13
쇼트키 다이오드  (0) 2020.11.28
전기차 회생 전력  (0) 2020.11.16

댓글